收發器 PHY IP 支援中心
1. 裝置與 IP 選擇
我應該使用哪一種Intel® FPGA裝置系列?
表 1 - 裝置變異與功能支援 | |||||||||
---|---|---|---|---|---|---|---|---|---|
裝置 |
Intel® Cyclone® 10 |
Intel® Arria® 10 |
Intel® Stratix® 10 |
® Intel Agilex 7 |
|||||
裝置變異 |
Gx |
SX (3) |
GX (3) |
GT (4) |
GX/SX L-Tile |
GX/SX H-Tile |
MX/TX E-Tile |
AGF E-Tile |
|
最大資料速率 |
|
12.5 Gbps |
17.4 Gbps |
17.4 Gbps |
17.4 Gbps |
17.4 Gbps |
N/A |
N/A |
|
GXT 通道 | N/A |
N/A |
25.8 Gbps |
26.6 Gbps |
28.3 Gbps |
28.3 Gbps |
N/A |
||
GXE 通道 | N/A |
N/A |
N/A |
N/A |
N/A |
28.9 Gbps (NRZ) 57.8 Gbps (PAM4) |
28.9 Gbps (NRZ) 57.8 Gbps (PAM4) |
||
最大資料速率 |
GX 通道 |
6.6Gbps |
12.5 Gbps |
12.5 Gbps | 12.5 Gbps |
28.3 Gbps | 28.3 Gbps | N/A | |
GXT 通道 |
N/A |
N/A |
|||||||
|
N/A |
N/A |
N/A |
N/A |
N/A |
28.9 Gbps (NRZ) 57.8 Gbps (PAM4) |
28.9 Gbps (NRZ) 57.8 Gbps (PAM4) |
||
每個裝置的最大通道 |
GX 通道 |
12 |
96 |
72 | 96 |
96 | N/A | N/A |
|
GXT 通道 |
N/A |
N/A |
6 | 32 |
64 |
24 |
N/A | ||
GXE 通道 |
N/A |
N/A |
N/A | N/A |
N/A | 120 | 24(和 32 P-Tile) |
||
硬 IP | 每個裝置一個 PCIe Gen2 x4。 | PCIe* Gen3 x8 每個裝置最多 4 個 | PCIe 第 3 代 x16,每個裝置最多 4 個 | PCIe 第 3 代 x16,每個裝置最多 4 個 | 50/100 Gbps 乙太網路 MACup 至 4 每個裝置 PCIe Gen3 x16,每個裝置 SR-IOV 最高可達 4 (4 PF/2K VF) (6) | 10G/25G/100G 乙太網路,具有選用 1588 功能 + RS-FEC (528、514)/RS-FEC (544、514) | 10G/25G/100G 乙太網路,具有選用 1588 功能 + RS-FEC (528、514)/RS-FEC (544、514) | ||
無法支援 SR-IOV。 |
- 上表所示的值適用于標準電源模式。在降低功耗模式下,Intel Arria® 10 GX 裝置通道 (晶片對晶片) 的最大資料速率為 11.3 Gbps。由於 GT 收發器通道是專為峰值效能而設計,因此沒有降低電源的運作模式。若要以標準與降低電源模式的指定資料速率操作 GX 收發器通道,請套用對應的核心和周邊電源供應器。如需詳細資訊,請參閱 Intel Arria 10 裝置技術資料。
- Intel Arria 10 和 Intel Stratix 10 個裝置收發器可透過過度取樣來支援 1.0 Gbps 以下的資料速率。
- 對於 SX 和 GX 裝置的變異,最大收發器資料速率會指定為速度最快的 (–1) 收發器等級。有關更低速等級規格,請參閱「裝置技術資料」。
- 對於 GT 裝置的變異,最大收發器資料速率指定為 (-1) 收發器速度等級。有關更低速等級規格,請參閱「裝置技術資料」。
- Intel Stratix 10 個裝置收發器同時具有 GX 和 GXT 類型的收發器通道。如需詳細資訊,請參閱 Intel Stratix 10 L-/H-Tile 收發器 PHY 使用者指南。
- SR-IOV 代表單根輸入輸出虛擬化。
- Intel Arria 10 和 Intel Stratix 10 個裝置收發器可透過過度取樣來支援 1.0 Gbps 以下的資料速率。
- 背板應用程式是指需要進階均衡的應用程式,例如啟用以補償通道損失的決策回饋均衡 (DFE)。
Intel FPGA裝置技術資料
- ® Intel Agilex 7 裝置技術資料
- Intel Stratix 10 個裝置技術資料
- ® Intel Cyclone 10 GX 裝置技術資料
- Intel Arria 10 個裝置技術資料
額外資源
請參閱下列使用者指南的概覽章節:
® Intel Agilex 7 裝置
Intel Stratix 10 部裝置
Intel Cyclone 10 部裝置
Intel Arria 10 部裝置
2. 設計流程與 IP 整合
哪裡可以找到收發器使用資訊?
使用 E-Tile Channel Placement Tool 結合Intel Stratix 10 裝置系列針腳連線指南,在閱讀全面檔並實作Intel® Quartus® Prime 軟體的設計之前,快速規劃電子晶片中的通訊協定放置。搭載 Excel 技術的 E-Tile Channel Placement Tool 補充了指令、傳說、修訂版和通訊協定標籤。
我應該考慮哪些設計建議?
® Intel Agilex 7 裝置
Intel Stratix 10 部裝置
Intel Cyclone 10 部裝置
Intel Arria 10 部裝置
哪裡可以找到收發器 PHY IP 整合的資訊?
® Intel Agilex 7 裝置
Intel Stratix 10 部裝置
Intel Cyclone 10 部裝置
Intel Arria 10 部裝置
哪裡可以找到收發器 PHY IP 註冊地圖的資訊?
Intel Stratix 10 部裝置
Intel Cyclone 10 部裝置
Intel Arria 10 部裝置
類比設定準則
Intel Stratix 10 部裝置
Intel Cyclone 10 和 Intel Arria 10 裝置
額外資源
3. 主機板設計與電源管理
- ® Intel Agilex 7 設定使用者指南
- ® Intel Agilex 7 裝置系列高速序列介面訊號完整性設計指南
- 672:高 Gbps 資料傳輸的收發器連結設計指南
- 114:Intel 可程式化裝置套件的主機板設計指南
- 766:Intel® Stratix® 10 部裝置,高速訊號介面佈局設計指南
- 適用于 Intel® FPGAs的 PCB 堆疊設計考慮
針腳連線指南
® Intel Agilex 7 裝置
Intel Stratix 10 部裝置
Intel Cyclone 10 部裝置
Intel Arria 10 部裝置
示意圖檢閱
® Intel Agilex 7 裝置
Intel Stratix 10 部裝置
Intel Cyclone 10 部裝置
Intel Arria 10 部裝置
電源管理
- ® Intel Agilex 7 電源管理使用者指南:F 系列與 I 系列
- 早期電源估算器 (EPE) 與電源分析器
- 692:Intel® Cyclone® 10 GX、Intel® Arria® 10、Intel® Stratix® 10 和 Intel Agilex 7 裝置的®電源排序考慮
- 750:使用Altera PDN 工具優化您的電源輸送網路設計
- 裝置特定電源交付網路 (PDN) 工具 2.0 使用者指南
模擬模型與工具
Intel® Advanced Link Analyzer是最先進的抖動/噪音眼連結分析工具,可讓您快速輕鬆評估高速串列連結的效能。這是理想的設計前工具,可協助您瞭解Intel FPGA解決方案如何符合您的系統需求。它也是設計後支援的有效工具,可協助除錯與驗證。
模型
開發工具組使用者指南
® Intel Agilex 7 裝置
Intel Stratix 10 部裝置
Intel Arria 10 部裝置
5. 設計範例與參考設計
設計範例與參考設計
® Intel Agilex 7 裝置
Intel Stratix 10 部裝置
Intel Cyclone 10 部裝置
Intel Arria 10 部裝置
6. 訓練課程與影片
建議的訓練課程
標題 |
類型 |
描述 |
---|---|---|
線上 |
瞭解在 20 奈米和 28 奈米FPGA收發器中找到的基本建構模組,這些收發器用於支援一系列高速通訊協定。 |
|
線上 |
瞭解 Intel Stratix 10 FPGA收發器中用於支援各種高速通訊協定的基本建構模組。 |
|
線上 |
瞭解如何除錯並動態微調 10 和 Intel Cyclone 10 FPGA收發器Intel Arria類比設定。 |
|
線上 |
瞭解 Intel Arria 10 FPGA 收發器的類比功能,以及如何使用它們來改善連結效能。 |
|
線上 |
瞭解如何使用 Intel Arria 10 和 Intel Cyclone 10 FPGA收發器 IP 模組建立自訂收發器實作。 |
|
線上 |
瞭解如何定義構成 Intel Stratix 10 FPGA收發器實體層解決方案的三大資源,即收發器 PHY、收發器 PLL 和收發器重設控制器。 |
|
線上 |
瞭解 Intel Arria 10 和 Intel Cyclone 10 FPGA收發器模組中的計時資源。 |
標題 |
描述 |
---|---|
使用直接重新配置流程,瞭解Intel Cyclone 10 GX FPGA Native PHY PMA 類比參數的實作。 |
|
瞭解如何使用直接寫入方法,使用 Intel Cyclone 10 GX FPGA分數相鎖迴圈 (PLL) 切換和通道重新配置,執行收發器動態重新配置功能模擬。 |
|
瞭解如何透過 Intel Cyclone 10 GX FPGA Native PHY ATX PLL 切換、以嵌入式串流器重新配置通道,以及通道重新校準來執行功能模擬。 |
|
如何在 10 個原生實體層 Intel Arria中,使用嵌入式串流器和重新配置配置設定檔切換 CDR refclk 選擇 |
瞭解如何在Intel Arria 10 裝置中執行動態重新配置以切換具有嵌入式串流器和多個重新配置設定檔的頻率資料復原 (CDR)。 |
瞭解如何在測試中設定兩個裝置 (DUT)、啟動收發器 (XCVR) 工具組、執行晶片對晶片介面,以及尋找合適的類比設定。 |
|
瞭解如何使用嵌入式串流器對Intel Arria 10 FPGA收發器切換發射器 (TX) PLL 進行動態重新配置。 |
Intel® FPGA影片
標題 |
描述 |
---|---|
觀看此影片,瞭解如何將Intel Arria 10 台裝置的簡易收發器與動態重新配置放置在相同的實體收發器通道中。 |
|
觀看此影片,瞭解如何在 10 個裝置中使用傳輸 (TX) 相鎖迴圈 (PLL) 切換和嵌入式串流 Intel Arria器來執行資料速率變更。 |
|
觀看這段四部影片,瞭解如何使用收發器工具組應用程式,該應用程式展示于 Intel Arria 10 FPGA開發工具組上。此影片說明如何取得收發器的最佳實體媒體附件 (PMA) 設定。 |
|
觀看這段四部影片,瞭解如何使用收發器工具組應用程式,該應用程式展示于 Intel Arria 10 FPGA開發工具組上。這段影片說明如何取得收發器的最佳 PMA 設定。 |
|
觀看這段四部影片,瞭解如何使用收發器工具組應用程式,該應用程式展示于 Intel Arria 10 FPGA開發工具組上。這段影片說明如何取得收發器的最佳 PMA 設定。 |
|
觀看這段四部影片,瞭解如何使用收發器工具組應用程式,該應用程式展示于 Intel Arria 10 FPGA開發工具組上。這段影片說明如何取得收發器的最佳 PMA 設定。 |
|
瞭解 Intel Arria 10 收發器預先強調功能的基本知識。比較模擬波形與矽晶片測量。 |
|
觀看此影片,瞭解如何使用在 10 個裝置中使用嵌入式串流 Intel Arria器切換 TX PLL 來執行資料速率變更。 |
|
觀看此影片,瞭解如何使用嵌入式串流器,使用 Intel Arria 10 裝置收發器標準 PCS 執行動態重新配置。 |
|
觀看此影片以瞭解如何在Intel® Advanced Link Analyzer中使用 Intel Arria 10 裝置收發器 IBIS-AMI 模型執行訊號完整性模擬。此外,此影片包含眼圖報告。 |
7. 除錯
工具
Intel Stratix 10 裝置 E-Tile 收發器除錯工具
除錯工具由兩個子工具組成
- 狀態工具可讓您讀取並重設 PMA 參數並將其登入檔案中。它也可讓您執行適應流程 (內部/外部回送、初始適應)、讀取和重設位錯誤。
- 調校工具可讓您以 10Gbps/28Gbps/56Gbps 的基本 PMA 參數配置來微調收發器,透過自訂參數,您可以掃描 PMA 參數並將其記錄在檔案中。使用此工具分析您Intel Stratix 10 裝置 E-Tile 中收發器通道的健康情況。
Intel Stratix 10 裝置 L-Tile/H-Tile 收發器 PHY 除錯工具
此除錯工具由四個子工具組成:
- 電壓工具可讓您測量接收器資料採樣節點和發射器節點的電壓
- 通道狀態工具可讓您檢查鎖定至接收器頻率資料復原 (CDR) 資料的狀態、校準狀態、回送狀態和 PRBS 產生/檢查器狀態
- 適應狀態工具可讓您根據黃金位設定交叉驗證設定的適應註冊位 -黃金位是特定收銀機的推薦位設定
- 眼部除錯工具可讓您測量眼睛的高度和/或眼睛寬度
使用此工具分析 Intel Stratix 10 裝置 L-Tile/H-Tile 中收發器通道的健康情況
Intel Arria 10 裝置收發器 PHY - 故障樹分析器
此互動式故障樹分析器提供使用 Intel Arria 10 裝置收發器實體層時可能遇到問題的疑難排解指南。分析器由三個部分組成:
- 原生 PHY 除錯
- 連結調校除錯
- 動態重新配置除錯
使用此故障樹分析器協助您解決收發器實體層問題,並盡可能有效率地提升您的設計。搭配 Intel Arria 10 裝置收發器 PHY 除錯工具一起使用
Intel Arria 10 裝置收發器 PHY 除錯工具
此除錯工具組含與 Intel Stratix 10 版本相同的四個子工具:
- 電壓工具可讓您測量接收器資料採樣節點和發射器節點的電壓
- 通道狀態工具可讓您檢查鎖定至接收器頻率資料復原 (CDR) 資料的狀態、校準狀態、回送狀態和 PRBS 產生/檢查器狀態
- 適應狀態工具可讓您根據黃金位設定交叉驗證設定的適應註冊位 -黃金位是特定收銀機的推薦位設定
- 眼部除錯工具可讓您測量眼睛的高度和/或眼睛寬度
使用此工具分析 Intel Arria 10 裝置中收發器通道的健康情況。
智慧財產 (IP) 核心版本說明
Intel® Quartus® Prime Design Suite 版本說明 (注意:收發器 Native PHY IP 版本說明現已在 Prime Design Suite 版本說明Intel® Quartus®內找到)
Intel FPGA裝置 Errata
Intel Stratix 10 部裝置
Intel Cyclone 10 部裝置
Intel Arria 10 部裝置
使用者指南
請參閱下列使用者指南中關於除錯功能的章節:
® Intel Agilex 7 裝置
Intel Stratix 10 部裝置
Intel Cyclone 10 部裝置
Intel Arria 10 部裝置
知識庫解決方案
收發器收發器收發器對應指南
Intel Stratix 10 部裝置
Intel Cyclone 10 部裝置
Intel Arria 10 部裝置
額外資源
這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。