這些範例顯示各種限制電路的技術,並報告計時分析結果的計時分析結果。
制約
這些設計範例展示了如何限制計時分析器不同類型的電路。
此範例顯示您可以使用最簡單的 SDC 檔案,限制設計中的所有頻率、輸入路徑和輸出路徑。
此範例說明如何使用 SDC 指令來提供多週期例外。它包含一個簡單的電路,多週期例外為 2。
您的設計必須限制所產生的頻率。此範例說明如何將鴻溝限制為 2 個頻率,以及相鎖迴圈 (PLL) 產生的頻率。
此範例說明如何在設計中限制多重頻率。
此範例說明如何限制與中心對齊的來源同步輸出匯流排。
此範例說明如何限制邊緣對齊來源同步輸出匯流排。
此範例說明如何限制與中心對齊的來源同步輸入匯流排。
此範例說明如何限制邊緣對齊的來源同步輸入匯流排。
此範例說明如何從寄送頻率啟用器針腳的收銀機中套用多週期例外。
此自訂程式會在計時網路清單中取得驅動針腳的所有頻率清單。當設計中的其他頻率未知時,請使用它動態建立頻率。
設計者不了解可重複使用的 HDL 模組的時序限制技術。
報告
這些範例展示了如何執行不同類型的自訂報告。
此範例說明如何在編譯期間使用 Tcl 腳本檔案進行自訂報告,以在 Quartus® II 軟體編譯報告中產生自訂報告。
此範例說明如何使用 Tcl 腳本對您的設計執行多重工具分析。
此範例顯示如何產生註冊到註冊路徑報告。
此範例顯示如何報告任何點對點路徑的延遲。
此範例顯示如何產生無限制路徑報告。
此範例顯示如何產生淨計時延遲報告。
此範例顯示如何只報告所有操作條件的故障頻率分析。
此範例顯示如何在使用get_registers、get_pins和get_cells的自訂腳本中處理機構名稱。
此範例說明如何建立自訂報告,顯示路徑集的邏輯等級。