文章 ID: 000074523 內容類型: 疑難排解 最近查看日期: 2013 年 09 月 18 日

LPDDR2 裝置的預設 tCCD 硬碼至 2 個週期

環境

  • Intel® Quartus® II 訂閱版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    重大問題

    描述

    此問題影響到 LPDDR2 產品。

    此問題適用于 LPDDR2 介面,當時 LPDDR2-S2 使用記憶體裝置。產生的範例設計總是設定 tCCD=2 LPDDR2 裝置的週期,但 LPDDR2-S2 支援的最低 tCCD 是 1 週期。擁有 LPDDR2-S2 裝置的 tCCD=1 可能會影響設計 性能。

    解決方法

    此問題的解決方法如下所述。

    適用于使用高效能控制器 II (HPCII) 的設計:

    1. 在文字編輯器中,開啟檔案 /dut_example_design/example_project/dut_example/submodules/ *_example_if0_c0.v
    2. 搜尋 .CFG_TCCD (2) 並變更為 .CFG_TCCD (1) .

    針對使用硬記憶體控制器的設計:

    1. 在文字編輯器中,開啟檔案 /dut_example_design/example_project/dut_example/submodules/ *_example_if0.v
    2. 搜尋 .ENUM_MEM_IF_TCCD (“TCCD_2”) 與 變更為 .ENUM_MEM_IF_TCCD (“TCCD_1”) .

    此問題將在未來的版本中解決。

    相關產品

    本文章適用於 2 產品

    Arria® V FPGA 與 SoC FPGA
    Cyclone® V FPGA 與 SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。