是的,在以下限制範圍內使用 Stratix® V 收發器裝置時,您可以交錯 Interlaken 100G IP 的收發器通道位置。
在實施 x12 通道、100G Interlaken IP 時,IP 內會立即安裝兩個 x6 通道收發器 PHY。同樣地,在實施 x24 通道 100G Interlaken IP 時,IP 內會即時安裝四個 x6 通道收發器 PHY。
只要確保 6 個通道的邏輯群組保持在單一實體收發器區塊內,就可以交錯收發器通道位置。
舉例來說,以下 x12 通道放置將不合法,因為邏輯通道 2 放置在收發器區塊 1,但通道 0-1 和 3-5 放置在收發器區塊 0 中。同樣地,邏輯通道 11 被放置在收發器區塊 0 中,但通道 6-10 被放置在收發器區塊 1。
收發器模組 1
GXB_[Tx,Rx]_[L,R][11] = 邏輯通道 2
GXB_[Tx,Rx]_[L,R][10] = 邏輯通道 8
GXB_[Tx,Rx]_[L,R][9] = 邏輯通道 9
GXB_[Tx,Rx]_[L,R][8] = 邏輯通道 10
GXB_[Tx,Rx]_[L,R][7] = 邏輯通道 6
GXB_[Tx,Rx]_[L,R][6] = 邏輯通道 7
收發器模組 0
GXB_[Tx,Rx]_[L,R][5] = 邏輯通道 5
GXB_[Tx,Rx]_[L,R][4] = 邏輯通道 11
GXB_[Tx,Rx]_[L,R][3] = 邏輯通道 3
GXB_[Tx,Rx]_[L,R][2] = 邏輯通道 4
GXB_[Tx,Rx]_[L,R][1] = 邏輯通道 0
GXB_[Tx,Rx]_[L,R][0] = 邏輯通道 1
以下為合法的 x12 通道交錯通道放置,因為邏輯通道 0-5 全部位於收發器區塊 0 中,邏輯通道 6-11 全部位於收發器區塊 1 中。
收發器模組 1
GXB_[Tx,Rx]_[L,R][11] = 邏輯通道 11
GXB_[Tx,Rx]_[L,R][10] = 邏輯通道 8
GXB_[Tx,Rx]_[L,R][9] = 邏輯通道 9
GXB_[Tx,Rx]_[L,R][8] = 邏輯通道 10
GXB_[Tx,Rx]_[L,R][7] = 邏輯通道 6
GXB_[Tx,Rx]_[L,R][6] = 邏輯通道 7
收發器模組 0
GXB_[Tx,Rx]_[L,R][5] = 邏輯通道 5
GXB_[Tx,Rx]_[L,R][4] = 邏輯通道 2
GXB_[Tx,Rx]_[L,R][3] = 邏輯通道 3
GXB_[Tx,Rx]_[L,R][2] = 邏輯通道 4
GXB_[Tx,Rx]_[L,R][1] = 邏輯通道 0
GXB_[Tx,Rx]_[L,R][0] = 邏輯通道 1