重大問題
當 Intel® Arria® 10 PCIe* 硬 IP 核心在 Polling.Config 狀態期間接收 TS2 訓練序列時,自動通道極性反轉便無法保證。該連結可能會訓練到比預期更小的連結寬度,或可能無法成功訓練。舉例來說,PCIe x8 連結可能會訓練至 x4。這可能會影響任何 PCIe 速度與寬度的配置。
當 Arria 10 PCIe Hard IP 在 Polling.Active 狀態期間接收 TS1 訓練序列時,便可支援自動通道極性倒轉。
若為控制 PCIe 連結兩端的封閉系統,請在 Arria 10 PCIe 硬 IP 與連結夥伴之間,設計主機板,不會出現通道極性倒轉。如果主機板設計已透過通道極性倒轉完成,請透過 mySupport 提交服務請求以取得進一步指示。
對於無法控制 PCIe 連結兩端的開放式系統,未來版本的 Quartus® Prime 軟體將可選擇通道極性倒轉軟 IP 解決方法。如果較早需要此 IP,請透過 mySupport 提交服務請求。此軟 IP 不支援 Gen1x1 Arria 10 PCIe 硬 IP 配置、透過通訊協定設定或自主硬 IP 模式。