文章 ID: 000076035 內容類型: 疑難排解 最近查看日期: 2014 年 09 月 25 日

低延遲 40-100GbE IP Core 使用者指南交換統計模組 FCS 和 CRCERR 收銀機位址

環境

  • Intel® Quartus® II 訂閱版
  • 乙太網路
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    重大問題

    描述

    低延遲 40-100GbE IP 核心使用者指南錯誤地識別 八個統計模組收銀機的位址。

    正確的收銀機位址 CNTR_TX_CRCERR 0x806與0x807。

    正確的收銀機位址 CNTR_RX_CRCERR 0x906與0x907。

    收銀機的 CNTR_TX_FCS 正確位址為 0x804與0x805。

    收銀機的 CNTR_RX_FCS 正確位址為 0x904與0x905。

    然而,使用者指南會在彼此的位址列出它們。

    解決方法

    這個問題沒有解決方法。您必須存取這些收銀台 在此錯誤中列出的正確位址,而忽略錯誤 使用者指南中列出的位址。

    此問題已在 2014.08.18 版的 Low 中解決 延遲 40 與 100-Gbps 乙太網路 MAC 與 PHY MegaCore 功能 使用者指南

    相關產品

    本文章適用於 1 產品

    Intel® 可程式裝置

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。