文章 ID: 000076486 內容類型: 疑難排解 最近查看日期: 2020 年 10 月 23 日

在 CvP 或自主模式中使用 Intel® Arria® 10 PCIe 硬 IP 時,如果在開機期間參考頻率不穩定,則可在使用者模式中重新校準 PLL 或收發器。

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • 適用於 PCI Express* 的 Intel® Arria® 10 Cyclone® 10 硬 IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    在 CvP 或自主模式中使用 Intel® Arria® 10 PCIe 硬 IP 時,需要 PCIe 參考頻率從電源向上或從 nPERST#發佈前啟用的點穩定或穩定。

    PCIe 參考頻率在 PCIe 硬 IP 相鎖迴圈 (PLL) 或收發器校準階段期間不得不穩定。
     

    解決方法

    如果發生這種情況,則無法啟動收發器的使用者模式重新校正。

    相關產品

    本文章適用於 5 產品

    Intel® Arria® 10 FPGA 與 SoC FPGA
    Intel® Arria® 10 GX FPGA
    Intel® Arria® 10 GT FPGA
    Intel® Arria® 10 SX SoC FPGA
    Intel® Cyclone® 10 GX FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。