在 JESD204B 範例中,針對 10 或 Intel® Stratix® 10 個裝置Intel® Arria®設計,ATX PLL 元件與 CDR 頻率共用相同的參考頻率頻率。
針對雙工模式(資料路徑:雙工),您可以在 IP 參數編輯器中從 PLL/CDR 參考頻率頻率下拉式功能表中選取有效的參考頻率。
對於簡單的 TX 模式 (資料路徑:傳輸器),下拉式功能表無法選擇。範例設計生成會從下拉中取出先前有效的參考頻率頻率。這可能會在範例(設計產生)期間造成錯誤。
為了避免此錯誤以進行簡單的 TX 範例設計,在設定 JESD204B IP 參數時 ,請按照 以下 順序 操作:
輸入所需的資料速率。
從 PLL/CDR 參考頻率頻率下拉**中選擇有效的參考頻率。
選擇 資料路徑:傳輸器
設定其餘的參數。
**請參閱 Intel Arria® 10/Intel® Stratix® 10 裝置技術資料,以取得 ATX PLL 的有效參考頻率頻率。
此問題已從 Intel® Quartus® Prime Pro 軟體版本 17.1 開始修復