文章 ID: 000076681 內容類型: 疑難排解 最近查看日期: 2017 年 10 月 13 日

為什麼 JESD204B 範例設計無法在簡單的傳輸器模式下產生?

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • JESD204B Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    在 JESD204B 範例中,針對 10 或 Intel® Stratix® 10 個裝置Intel® Arria®設計,ATX PLL 元件與 CDR 頻率共用相同的參考頻率頻率。

    針對雙工模式(資料路徑:雙工),您可以在 IP 參數編輯器中從 PLL/CDR 參考頻率頻率下拉式功能表中選取有效的參考頻率。

    對於簡單的 TX 模式 (資料路徑:傳輸器),下拉式功能表無法選擇。範例設計生成會從下拉中取出先前有效的參考頻率頻率。這可能會在範例(設計產生)期間造成錯誤。

    解決方法

    為了避免此錯誤以進行簡單的 TX 範例設計,在設定 JESD204B IP 參數時 ,請按照 以下 順序 操作:

    輸入所需的資料速率。

    從 PLL/CDR 參考頻率頻率下拉**中選擇有效的參考頻率

    選擇 資料路徑:傳輸器

    設定其餘的參數。

    **請參閱 Intel Arria® 10/Intel® Stratix® 10 裝置技術資料,以取得 ATX PLL 的有效參考頻率頻率。

    此問題已從 Intel® Quartus® Prime Pro 軟體版本 17.1 開始修復

     

    相關產品

    本文章適用於 2 產品

    Intel® Arria® 10 FPGA 與 SoC FPGA
    Intel® Stratix® 10 FPGA 與 SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。