文章 ID: 000076711 內容類型: 疑難排解 最近查看日期: 2012 年 08 月 21 日

為什麼在 SOPC Builder 中使用 ALTPLL 來產生這些頻率時,我的 SOPC 建置器頻率在模擬中未定義?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

這是 Quartus® II 軟體版本 10.x 的已知問題,與 ALTPLL 超級功能中「建立'pfdena'輸入以選擇性啟用相/頻率偵測器」的定義有關。

此問題的解決方法可在 SOPC Builder 系統中的 ALTPLL 功能中啟用此選項。 這可以由:

  1. 開啟您的 SOPC 建置器系統
  2. 選取 ALTPLL 區塊,然後選取編輯
  3. 在 ALTPLL 區塊中,請移至第 2 頁(輸入/鎖定),並啟用「建立'pfdena'輸入,選擇性地啟用相/頻率偵測器」。
  4. 按一下 完成,完成在 ALTPLL 區塊中。
  5. 再生 SOPC 建置器系統。
  6. 從 SOPC Builder 選取執行模擬 - 確定 SOPC 建置程式 工具>選項... HDL 模擬器選項路徑已正確設定。

這個問題將在未來的 Quartus II 軟體版本中解決。

相關產品

本文章適用於 1 產品

Intel® 可程式裝置

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。