這是 Quartus® II 軟體版本 10.x 的已知問題,與 ALTPLL 超級功能中「建立'pfdena'輸入以選擇性啟用相/頻率偵測器」的定義有關。
此問題的解決方法可在 SOPC Builder 系統中的 ALTPLL 功能中啟用此選項。 這可以由:
- 開啟您的 SOPC 建置器系統
- 選取 ALTPLL 區塊,然後選取編輯
- 在 ALTPLL 區塊中,請移至第 2 頁(輸入/鎖定),並啟用「建立'pfdena'輸入,選擇性地啟用相/頻率偵測器」。
- 按一下 完成,完成在 ALTPLL 區塊中。
- 再生 SOPC 建置器系統。
- 從 SOPC Builder 選取執行模擬 - 確定 SOPC 建置程式 工具>選項... HDL 模擬器選項路徑已正確設定。
這個問題將在未來的 Quartus II 軟體版本中解決。