文章 ID: 000077972 內容類型: 疑難排解 最近查看日期: 2014 年 02 月 16 日

Quartus® II 軟體版本 13.0 SP1 dp1 中是否有任何 10GBASE-KR PHY IP 核心的更新?

環境

  • Intel® Quartus® II 訂閱版
  • 乙太網路
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    在某些高錯誤條件下,10GBASE-KR PHY IP 核心連結訓練演算法會選取過低的開機後值。

    解決方法

    安裝 Quartus® II 軟體 13.0 SP1 dp1 修補程式。再生 10GBASE-KR PHY IP 核心並重新相容設計。

    此問題已在 Intel® Quartus® II 軟體版本 14.1 中修復

    相關產品

    本文章適用於 4 產品

    Stratix® V FPGA
    Stratix® V GX FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。