文章 ID: 000079245 內容類型: 疑難排解 最近查看日期: 2013 年 10 月 04 日

afi_reset_export_n埠的用途是什麼?

環境

  • Intel® Quartus® II 訂閱版
  • 搭載 UniPHY Intel® FPGA IP 的 DDR3 SDRAM 控制器
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    afi_reset_export_n埠的用途是什麼?

    解決方法

    從 Quartus® II 軟體版本 13.0 開始,具有 UniPHY IP 的記憶體控制器會在未啟用 PLL 共用或 PLL 共用設置為主設備時生成一個額外的埠afi_reset_export_n。

    此埠是 afi_reset_n 埠的副本,可以連接到共用從控制器的 PLL afi_reset_n埠。如果未共用 PLL,則 afi_reset_export_n 埠可以保持浮動狀態。仍應使用 afi_reset_n 輸出埠連接到使用者邏輯。

    有關如何使用此埠的示例,請參閱使用 UniPHY IP 生成的示例設計。

    相關產品

    本文章適用於 20 產品

    Cyclone® V SX SoC FPGA
    Stratix® III FPGA
    Stratix® IV E FPGA
    Stratix® IV GT FPGA
    Stratix® IV GX FPGA
    Stratix® V E FPGA
    Stratix® V GS FPGA
    Cyclone® V GT FPGA
    Arria® V GT FPGA
    Arria® V GZ FPGA
    Cyclone® V E FPGA
    Cyclone® V GX FPGA
    Arria® V ST SoC FPGA
    Arria® V SX SoC FPGA
    Cyclone® V SE SoC FPGA
    Cyclone® V ST SoC FPGA
    Stratix® V GT FPGA
    Stratix® V GX FPGA
    Arria® II GZ FPGA
    Arria® V GX FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。