文章 ID: 000079394 內容類型: 疑難排解 最近查看日期: 2012 年 09 月 11 日

為什麼 DDRx UniPHY 控制器版本 11.0 的效率比 10.1 版控制器的效率差?

環境

  • Intel® Quartus® II 訂閱版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    在某些情況下,使用 UniPHY 版本 11.0 控制器執行 DDRx 時,您可能會注意到使用 UniPHY 10.1 控制器執行 DDRx 時,記憶體匯流排沒有效率低下。這些效率低下會導致讀取或寫入突飛猛進之間的差距,並降低匯流排的輸送量。

     

    效率低的原因在於控制器需要在連續啟動(對不同銀行)之間,有一個額外的頻率週期。啟動延遲將導致後續的讀/寫交易延遲,導致local_ready解答。因此控制器的效率低於 10.1 版本。

     

    這個問題將在未來版本的 Quartus® II 軟體中解決。

    解決方法 解決方法是開啟 alt_mem_ddrx_rank_timer.v 檔案並設定本機參數 」ENABLE_BETTER_TRRD_EFFICIENCY「至 1。

    相關產品

    本文章適用於 1 產品

    Stratix® V GX FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。