文章 ID: 000079642 內容類型: 疑難排解 最近查看日期: 2012 年 09 月 11 日

為什麼沒有復原和移除計時報告,我的記憶體介面設計受限於 DTW (DDR 計時精靈)?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

如果您沒有切斷設計中的後方路徑,則此設計可能沒有復原和移除報告。

若要瞭解這是否可能是問題所在,請先使用下列方法之一檢查是否切斷了後方路徑:

  • 針對「經典計時分析器」,請在 Quartus® II 軟體中開啟「作業編輯」,並確保列結尾的 |dqs_io~regout 節點有「切入時路徑」作業設為開啟。每個 DQS 群組應有一個作業。
  • 針對 TimeQuest 計時分析器,請使用 Report SDC 任務並檢查 錯誤路徑 報告。

請注意,節點名稱可能因您用於控制器的名稱而異。節點全名的範例如下: my_core:my_core_ddr_sdram| my_core_auk_ddr_sdram:my_core_auk_ddr_sdram_inst|my_core_auk_ddr_datapath:ddr_io| my_core_auk_ddr_dqs_group:\g_datapath:1:g_ddr_io|dqs_io~regout

my_core 是控制器變更的名稱,以及「g_datapath:0」表示 DQS 群組編號。

相關產品

本文章適用於 1 產品

Stratix® II FPGA

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。