文章 ID: 000079854 內容類型: 錯誤訊息 最近查看日期: 2014 年 11 月 23 日

警告:實體即時「lpm_add_sub_component」上的埠「datab」會連接到寬度 32 的訊號。模組中訊號的正式寬度為 16。 額外的位會被忽略。

環境

  • Intel® Quartus® II 訂閱版
  • DSP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    當您為 NCO II Intel® FPGA IP建立模擬模型時,您或許會看到此警告數倍。您也可能看到下列警告訊息:

    警告:Nco_altera_nco_ii_140_riojqbq.v (91) 的 Verilog HDL 或 VHDL 警告:「select_s」物件指派了一個值,但從未讀取過

    解決方法

    這些警告可能會被安全地忽略,不會造成模擬問題,也不會影響合成模型。

    相關產品

    本文章適用於 18 產品

    Cyclone® V SX SoC FPGA
    Arria® V GZ FPGA
    Arria® V SX SoC FPGA
    Cyclone® V GT FPGA
    Cyclone® V ST SoC FPGA
    Arria® V ST SoC FPGA
    Arria® V GX FPGA
    Intel® Arria® 10 GT FPGA
    Arria® V GT FPGA
    Intel® Arria® 10 GX FPGA
    Cyclone® V E FPGA
    Stratix® V E FPGA
    Stratix® V GX FPGA
    Stratix® V GT FPGA
    Cyclone® V GX FPGA
    Stratix® V GS FPGA
    Intel® Arria® 10 SX SoC FPGA
    Cyclone® V SE SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。