文章 ID: 000079975 內容類型: 疑難排解 最近查看日期: 2012 年 09 月 11 日

在 HardCopy IV GX 中採用 533MHz 的 UniPHY 設計的 DDR3 SDRAM 控制器的初始標準為何?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

介紹

如果您的 DDR3 SDRAM 控制器採用 533MHz 的 UniPHY 設計符合以下基本標準,且您已針對符合您所需記憶體介面配置的編譯設計進行了初步分析,則應通知當地的 FAE,並要求與 HardCopy 技術行銷團隊和 HardCopy Design Center (HCDC) 就設計機會進一步溝通。HCDC 將要求進一步分析設計,並且可能需要在 HCDC ASIC 設計流程中執行一個試驗地點和設計路線,以確認在任何接受 HardCopy 移轉 (DR2 里程碑) 設計之前,特定設計可以實現時序關閉。

背景

UniPHY DDR3 Megafunction 的 Quartus® II 軟體版本 10.1 已由 HardCopy 設計中心透過試用路線驗證,但測試設計沒有完成實體帶出。

設計使用 Quartus II 軟體版本 10.1 Build 145 完成,使用單一記憶體控制器介面進行建構,該介面設定為單階 72 位寬 (DQ) DDR3 533 MHz 介面,全部包含在裝置 I/O 的一個邊緣,使用商業作業條件 (0C 和 85C 介面溫度) 的 HC4GX35FF1152。已針對所分析的所有 PVT 角落的特定測試案例達成時序關閉,但是所剩的正向松減非常少(

設計設定使用 UniPHY 兆功能中提供的預設主機板和低速率參數,如 IP Megawi生dut_timing.tcl 檔案中所示。

因為每一個設計系統都是獨一無二的,因此您必須將這些設定與系統內容進行比較,以瞭解您的設計是否可與這些設定相媲美。有些實作詳細資料會有所不同,可能有助於或阻礙時間鬆懈的結果。舉例來說,I/O 的漏水速率下降會損害 DQ/DQS 寫入擷取時間保證金,但是 DQ/DQS 群組中較緊的主機板跡跡偏斜有助於時間保證。

 

設計標準

 

使用搭載 UniPHY 的 533 MHz DDR3 SDRAM 控制器的 HardCopy IV GX 設計的基本需求:

 

·僅使用 Quartus II 軟體版本 10.1 或更新版本發佈的 DDR3 UniPHY IP。Altmemphy IP 無法在 Hardcopy IV GX 裝置中達到 533 MHz。

·僅使用 FF 套件的 HardCopy IV GX 裝置,LF 或 WF 套件無法達到 533 MHz;根據您的密度需求,您的FPGA夥伴選擇是開放的。

·支援單一等級實作,多階實作會降低效能限制,而且由於 HardCopy 上每個針腳的寄生載入增加,而且桌面設備FPGA限制,因此無法達到 533 MHz。

·專案設定中應指定商業作業條件(最低/最大介面溫度為 0C 和 85C)。Hardcopy IV GX 裝置將無法針對工業操作條件的 533 MHz DDR3 介面達成時序關閉。

·在 Hardcopy IV GX 裝置中,I/O 環繞不保證在 533 MHz 適用于 DDR3。使用 Pin Planner 和 I/O 銀行資訊,包含整個 DDR3 記憶體介面 I/O 位置,位於晶粒的同一邊緣。所有位址與命令針腳,以及 DQ/DQS/DM 針腳,以及 DDR3 兆功能中使用的 PLL 參考頻率輸入。

·請勿在 PLL 參考inclk針腳之前,透過內部路徑將參考頻率驅動至 PLL。這包括透過 Global Clock 資源,在不同邊緣 I/O 針腳上輸入參考頻率,以及路由至 DDR3 IP 即時 PLL 位置所在的位置。使用 PLL 位置附近的主要頻率輸入針腳,為您的 PLL 提供參考頻率。請勿串聯 PLL 參考頻率。

·在建置記憶體介面設計時,盡可能符合 DDR3 IP Megawi用d 中的預設計時和主機板追蹤延遲設定。任何超出指定值的偏差都可能會阻礙記憶體介面的計時關閉。

·設計可共用控制並同步 DDR3 IP 控制器的重設訊號與資料路徑邏輯。設計可以非同步方式將重設主張至所有區域,但同步移除本機頻率網域內的重設,以確保正確重設復原和移除。

·使用模擬工具在記憶體 I/O 介面中擷取最壞情況的低速率資料,並在 DDR3 IP Megawi用d 中提供該資訊,以改善計時準確度和計時幅度。如果無法使用模擬工具,請使用 Quartus II 軟體 Pin Planner 中找到的進階 I/O 計時 (AIOT) 主機板模型規劃師,對主機板追蹤環境進行模型建模,並在設計編譯後,從 TimeQuest STA 報告中擷取最壞情況報告的低速率資料,從 revision的「訊號完整性指標」區段擷取最惡劣情況報告的單率資料>.sta.rpt 檔案。使用該頻率資訊,以取代 DDR3 IP Megawi insightd 中的模擬衍生資料,然後從您的 DDR I/O 介面針腳設計中移除 AIOT 主機板建模,使主機板寄生性不會在分析中雙重計算,因為 DDR3 IP megawimod 計時限制和校準分析如果在 Megawi apollod 中正確輸入參數,將會考慮主機板的效果。

·在 Megawiadd 設定中啟用「HardCopy 相容性」核取方塊時,在您的設計中建立使用者可存取的控制功能,以進行除錯介面和 DLL/PLL 重新配置埠。

相關產品

本文章適用於 2 產品

HardCopy™ IV GX ASIC 裝置
Intel® 可程式裝置

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。