文章 ID: 000080397 內容類型: 錯誤訊息 最近查看日期: 2017 年 04 月 28 日

錯誤(175005):找不到具有:OCT_CAL_BLOCK_ID [n] (1 個受影響的位置) 的位置

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    在 Intel® Quartus® Prime 軟體中,在編譯針對 10 個裝置Arria®設計時,您可能會看到下列更合適的錯誤訊息

    錯誤(14566):由於與現有限制的衝突,Fitter 無法放置 1 個周邊元件 (1 針腳)。修復子組中所述的錯誤,然後重新執行 Fitter。Intel FPGA知識資料庫也可能包含一些文章,其中包含如何解決這個周邊放置故障的相關資訊。檢視錯誤,然後造訪知識資料庫 HTTPs://www.altera.com/support/support-resources/knowledge-base/search.html 並搜尋此特定錯誤訊息編號。

    錯誤(175020):Fitter 無法將邏輯針腳放置在受限的地區 (x、y) 到 (x、y),因為該區域沒有有效的此類邏輯位置。

    資訊(14596):關於故障元件的資訊:

    資訊(175028):針腳名稱:<pin 名稱>

    錯誤(16234):在 1 個考慮過的位置中找不到合法位置。無法使用每個位置的原因摘要如下:

    錯誤(175005):找不到具有:OCT_CAL_BLOCK_ID [n] (1 個受影響的位置) 的位置

    資訊(175029):<Pin 編號>

    資訊(175015):I/O 鍵盤<pin 名稱>受限於位置<Pin 編號>因為:使用者位置限制(<Pin 編號>)

    資訊(14709):受限的 I/O 墊包含在此針腳中

    如果針腳位於 3V I/O 銀行中,則可能發生這種情況。3V I/O 銀行僅支援 10 月,無需校準。

    如需 3V I/O 以及哪些是 LVDS 的詳細資訊,請參閱 Intel® Arria® 10 Core Fabric 與一般用途 I/Os 手冊,第 5.4.1 節

    解決方法

    為了避免此錯誤,請將針腳移到 LVDS 銀行或使用 OCT,而無需校準。

    此問題從 Intel® Quartus® Prime Pro/Standard Edition Software 版本 18.1 開始修復。

    相關產品

    本文章適用於 1 產品

    Intel® Arria® 10 FPGA 與 SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。