文章 ID: 000080739 內容類型: 疑難排解 最近查看日期: 2011 年 08 月 23 日

無法存取 CSR 位址 0×05 和 0×06 內容

環境

  • Intel® Quartus® II 訂閱版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    重大問題

    描述

    使用高效能控制器 II (HPC II) 的設計 具有 啟用組態和狀態註冊器的架構 介面 選項開啟,無法存取 CSR 位址 0×05 與 0×06 內容。

    這個問題影響到所有使用高效能的設計 控制器 II 架構與 啟用組態與 狀態註冊介面 選項開啟。

    您的設計無法模擬,且無法在硬體中運作。

    解決方法

    若要存取 CSR 位址 0×005 和 0×006 內容,請執行 下列步驟:

    1. _controller_phy.v 檔案。
    2. 在異名稱> _phy 即時下搜尋下列除錯埠。
    3. dbg_clk (頻率)

      dbg_addr (位址)

      dbg_cs (晶片選取)

      dbg_waitrequest (等待要求)

      dbg_wr (寫入要求)

      dbg_wr_data (寫入資料)

      dbg_rd (閱讀要求)

      dbg_dr_data (讀取資料)

    4. 將這些埠匯出 _example.v 檔。
    5. 使用 Avalon-MM 通訊協定存取 CSR 位址 0×005 以及 0×006 內容,透過除錯埠。

    此問題無法解決。

    相關產品

    本文章適用於 1 產品

    Intel® 可程式裝置

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。