文章 ID: 000082826 內容類型: 疑難排解 最近查看日期: 2023 年 02 月 14 日

為什麼 Low Latency Ethernet 10G MAC 的動態產生 1G/2.5G/10G 與 1588 模式範例設計在 Intel® Stratix® 10 ES1 裝置中失效時間?

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • 低延遲乙太網路 10G MAC Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    重大問題

    描述

    由於 Intel® Quartus® Prime 軟體版本 18.0 的問題,低延遲乙太網路 10G MAC 的動態產生 1G/2.5G/10G 與 1588 模式範例設計可能會無法進行時序關閉。

     

     

    解決方法

    Launch Design Space Explorer II執行種子掃描,以獲得最佳品質的配接器放置,因為 Stratix® 10 FPGA計時模型仍處於工程特性化的初步階段。

    相關產品

    本文章適用於 1 產品

    Intel® Stratix® 10 FPGA 與 SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。