文章 ID: 000083069 內容類型: 疑難排解 最近查看日期: 2011 年 11 月 18 日

當 UniPHY 外部記憶體介面啟用 HardCopy 相容性時,範例專案無法模擬

環境

  • Intel® Quartus® II 訂閱版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    重大問題

    描述

    HardCopy 所產生的設計的範例專案 啟用的相容性 模式可能無法模擬。

    解決方法

    此問題的解決方法是修改兩個檔案,如下所示:

    1. 在文字編輯器中,開啟檔案 _example_design/simulation/_example_sim/ submodules/_example_sim__example_sim.v
    2. 在上述檔案中,變更行 .INIT_FILE = (“dut_dut_e0_if0_p0_sequencer_rom.v”) .INIT_FILE = (“_example_sim__example_sim_e0_if0_p0_sequencer_rom.v”)
    3. 在文字編輯器中,開啟檔案 _example_design/simulation/_example_sim.qsf
    4. 在上述檔案中,新增下列行: set_global_assignment -name EDA_TEST_BENCH_FILE _example_sim/submodules/hc_rom_reconfig_gen.sv - section_id uniphy_rtl_simulation -hdl_version SystemVerilog_2005set_global_assignment -name SOURCE_FILE _example_sim/submodules/_example_sim_ _example_sim_e0_if0_p0_sequencer_rom.hex

    相關產品

    本文章適用於 1 產品

    HardCopy™ III ASIC 裝置

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。