文章 ID: 000083091 內容類型: 疑難排解 最近查看日期: 2018 年 06 月 15 日

為什麼我的Intel® FPGA PCIe* IP 無法連結某些系統的列車?

環境

  • 適用於 PCI Express* 的 V 系列 Avalon-MM DMA
  • 適用於 PCI Express* 的 Intel® Arria® 10 Cyclone® 10 硬 IP
  • 適用於 PCI Express* Intel® FPGA IP 的 Arria® V 硬 IP
  • 適用於 PCI Express* Intel® FPGA IP 的 Avalon-MM Arria® V 硬 IP
  • 適用於 PCI Express* Intel® FPGA IP 的 Arria® V GZ 硬 IP
  • 適用於 PCI Express* Intel® FPGA IP 的 Avalon-MM Arria® V GZ 硬 IP
  • 適用於 PCI Express* Intel® FPGA IP 的 Cyclone® V 硬 IP
  • 適用於 PCI Express* Intel® FPGA IP 的 Avalon-MM Cyclone® V 硬 IP
  • 適用於 PCI Express* 的 IP_Compiler
  • 適用於搭載 SR-IOV Intel® FPGA IP 之 PCI Express* 的 Stratix® V 硬 IP
  • 適用於 PCI Express* Intel® FPGA IP 的 Stratix® V 硬 IP
  • 適用於 PCI Express* Intel® FPGA IP 的 Avalon-MM Stratix® V 硬 IP
  • 適用於 PCI Express* 的 Avalon-ST Intel® Stratix® 10 硬 IP
  • 適用於 PCI Express* 的 Avalon-MM Intel® Stratix® 10 硬 IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    PCIe* 卡目前訊號 (PRSNT1_N、PRSNT2_N_X1、PRSNT2_N_X4、PRSNT2_N_X8、PRSNT2_N_X16) 需要在某些智慧主機系統中正確設定,或者 PCIe* 連結可能無法正確訓練。

    舉例來說,有些系統只嘗試將訓練連結至目前該插槽訊號所指明的通道數量。因此,如果目前沒有啟用任何訊號,卡片可能根本無法訓練,或者如果僅啟用 x1 目前訊號,則 x4、x8 或 x16 實作可能僅以 x1 介面組態進行訓練。

    解決方法

    這個問題取決於主機系統和 BIOS。有些系統會忽略這些訊號。確保適用于硬體 的 PRSNT 訊號具有相關性,使用Intel® FPGA Development Kits時, PRSNT 訊號通常會使用DIV 交換器選取。

    相關產品

    本文章適用於 18 產品

    Intel® Stratix® 10 FPGA 與 SoC FPGA
    Stratix® V GX FPGA
    Stratix® V GT FPGA
    Stratix® V GS FPGA
    Stratix® IV GX FPGA
    Stratix® IV GT FPGA
    Stratix® II GX FPGA
    Stratix® GX FPGA
    Intel® Arria® 10 FPGA 與 SoC FPGA
    Arria® V FPGA 與 SoC FPGA
    Arria® II FPGA
    Arria® FPGA
    Cyclone® V GX FPGA
    Cyclone® V GT FPGA
    Cyclone® V SX SoC FPGA
    Cyclone® V ST SoC FPGA
    Cyclone® IV GX FPGA
    Intel® Cyclone® 10 GX FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。