文章 ID: 000083128 內容類型: 產品資訊與文件 最近查看日期: 2015 年 05 月 27 日

如何在低延遲 40 和 100 Gbps 乙太網路Intel® FPGA IP核心模擬測試台中找到SYNOPT_FULL_SKEW、RST_CNTR和CREATE_TX_SKEW參數的解釋?

環境

  • Intel® Quartus® II 訂閱版
  • 乙太網路
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    使用者指南未說明低延遲 40 和 100 Gbps 乙太網路 MAC 和 PHY Intel® FPGA IP測試台檔案中的以下模擬參數。 請參閱下列定義:

    SYNOPT_FULL_SKEW ──根據 IEEE 規格,支援完全容錯。在測試台範例中,關閉此功能以加速初始化時間。

    RST_CNTR - 控制 PMA 重設程式的重設延遲。在模擬中設定為 6,以加速初始化。請忽略此參數進行合成,並保留預設值。

    CREATE_TX_SKEW - 模擬中的 Lane-to-lane 絞盤。

    您必須不要修改這些參數,否則模擬可能會失敗。這些參數在未來的 Quartus® II 軟體版本中可能會移除。

    解決方法

    這些定義不會排定新增到檔中。

    相關產品

    本文章適用於 6 產品

    Intel® Arria® 10 GT FPGA
    Intel® Arria® 10 GX FPGA
    Intel® Arria® 10 SX SoC FPGA
    Stratix® V GS FPGA
    Stratix® V GT FPGA
    Stratix® V GX FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。