文章 ID: 000083328 內容類型: 疑難排解 最近查看日期: 2018 年 08 月 14 日

為何重新訓練具有「效能均等化位」的連結設定為 1,導致 PCIe 3.0 根埠Intel® Arria® 10 FPGA將列車降低到 1.0 速度?

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • 適用於 PCI Express* 的 Intel® Arria® 10 Cyclone® 10 硬 IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    重大問題

    描述

    重新訓練具有執行均衡位的 Intel® Arria® 10 FPGA PCIe 3.0 根埠連結 (Link Control 3 吋 0x304 位 [0]) 和 Retrain Link bit (連結控制與狀態註冊0x90位[5]) 設定為 1 可能會導致 3.0 連結下行列車的速度達到 1.0。與重新訓練連結位不同,在設定為 1 之後,執行均衡位不會自動清除,導致 LTSSM 持續進入均衡狀態並縮短使用時間。

    解決方法

    若要解決此問題,請在超時 (24ms) 發生前,在均衡階段 3 (ltssmstate:0x1E) 將執行均衡位清除至 0。這個問題在未來的 Intel® Quartus® Prime 軟體版本中無法解決。

    相關產品

    本文章適用於 4 產品

    Intel® Arria® 10 FPGA 與 SoC FPGA
    Intel® Arria® 10 GX FPGA
    Intel® Arria® 10 GT FPGA
    Intel® Arria® 10 SX SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。