文章 ID: 000084437 內容類型: 疑難排解 最近查看日期: 2015 年 01 月 12 日

為什麼我的通道 0 寫入資料會以我的多通道設計達到我所有的 Native PHY 通道?

環境

  • Intel® Quartus® II 訂閱版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    由於 Quartus® II 軟體版本 14.1 出現問題,因此在實例中,通道 0 重新配置資料寫入所有通道時都寫錯了。當多通道 Native PHY 實例使用多通道、獨立的Avalon記憶體對應介面進行動態重新配置時,就會發生此問題。

    解決方法

    若要解決這個問題,

    1. 啟檔案<variant_name>/alt_xcvr_native_avmm_nf.sv。
    2. 尋找 第 158 行。
    3. 變更 自:

    目前的第 158 行:

    指派 avmm_writedata[ig*8 :8] = arb_writedata[7:0];

    自:

    更正第 158 行:

    指派 avmm_writedata[ig*8 :8] = arb_writedata[ig*32 :8];

    這個問題排定在 Quartus 軟體日後發行時解決。

    相關產品

    本文章適用於 4 產品

    Intel® Arria® 10 FPGA 與 SoC FPGA
    Intel® Arria® 10 GT FPGA
    Intel® Arria® 10 GX FPGA
    Intel® Arria® 10 SX SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。