文章 ID: 000085128 內容類型: 疑難排解 最近查看日期: 2012 年 08 月 17 日

在 Stratix IV GX/GT、HardCopy IV GX 和 Arria II GX/GZ 裝置中重新配置 CMU PLL 後,收發器 CMU PLL 可能無法鎖定嗎?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

是的,收發器 CMU PLL 可能無法鎖定 Stratix® IV GX/GT、HardCopy® IV GX,以及在下列特定角落的 CMU PLL 動態配置後,Arria® II GX/GZ 裝置。

  • 使用非專用的 REFCLK 針腳來計時 CMU PLL
    • 透過 ITB 線路從收發器區塊外部的 REFCLK 針腳
    • 從左/右 GPLL 的頻率輸出埠 (PLL 級聯)
    • 透過 GCLK 網路的專用 CLK 輸入針腳

  • 將 ALTGX_RECONFIG MegaWigurd® reconfig_mode_sel埠硬配線至 3'b100 的固定值 (CMU PLL 重新配置模式)。

此問題在模擬中看不到。

此問題出現在所有 Quartus® II 軟體版本中,包括 Quartus II 10.1。

若要修正此問題,您必須安裝 Quartus II 軟體版本 10-1-SP1,並再生ALTGX_RECONFIG Megawirizd 元件。

相關產品

本文章適用於 5 產品

HardCopy™ IV GX ASIC 裝置
Arria® II GZ FPGA
Arria® II GX FPGA
Stratix® IV GT FPGA
Stratix® IV GX FPGA

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。