文章 ID: 000085217 內容類型: 產品資訊與文件 最近查看日期: 2012 年 08 月 13 日

我該如何共用單一晶片終止 (OCT) 校準區塊,其中不同的 I/O 針腳在 Stratix III 或 Stratix IV 裝置中各有不同的終止值?

環境

BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

若要共用單一的晶片上終止 (OCT) 校準區塊,加上不同的 I/O 針腳,每一個插腳的終止值(50 ohm 和 25 ohm)Stratix® III 和 Stratix IV 裝置,您必須使用 ALTIOBUF 超級功能的 I/O 針腳,使用 25-Ohm 系列終止校準。

為了同時使用 50 ohm 和 25 ohm 校準的 OCT 相同的終止區塊,I/O 針腳必須共用相同的 VCCIO 電壓。

從 Quartus II 軟體版本 9.0 開始,ALTIOBUF 超級功能可讓您選擇「使用左移位系列終止控制」,這能讓經過校準的 50 ohm 終止區塊達到 25 ohm 輸出阻礙該輸出或雙向針腳。

在 Quartus II 軟體版本 9.0 之前,您需要在 ALTIOBUF 實例中新增一個 WYSIWYG 參數。

舉例來說,假設您需要一個具有 50-Ohm 平行終止的輸入針腳,其校正是作為 SSTL 1.8 類 II 輸入的校正,以及以 25-Ohm 系列終止的輸出針腳,其校準運作為 SSTL 1.8 級 II 輸出,位於同一銀行或不同銀行(具有相同的 VCCIO)。若要促進此操作,請執行下列操作:

  • 在輸出針腳和傳送該針腳的內部訊號之間,在輸出模式中指派 ALTIOBUF 超級功能。
  • 開啟所產生的 ALTIOBUF Verilog 或 VHDL 檔案,並新增下列 defparam (Verilog) 或一般地圖參數 (VHDL)
    • obufa_0.shift_series_termination_control = 「true」,(VERILOG)
    • shift_series_termination_control =>「true」,(VHDL)
  • 為該輸出針腳指派 25-Ohm 系列 OCT,並進行校準。
  • 設計編譯將導致使用一個校準區塊(即一對 RUP /RDN 針腳)。
  • 您必須分別透過 50-Ohm 電阻器將這些 RUP 和 RDN 針腳連接到 VCCIO 和 GND。25 Ohm 系列的終止將由兩個功能區隔產生。

I /O 緩衝器兆功能 (ALTIOBUF) 使用者指南 (PDF) 中可找到更多關於 ALTIOBUF 超級功能的資訊。

相關產品

本文章適用於 4 產品

Stratix® IV GT FPGA
Stratix® III FPGA
Stratix® IV E FPGA
Stratix® IV GX FPGA

這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。