文章 ID: 000086341 內容類型: 疑難排解 最近查看日期: 2021 年 06 月 23 日

為什麼在使用 Intel® Stratix® 10 10GBASE-KR PHY IP 核心時,硬體會看到功能錯誤?

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • 10GBASE-R PHY Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    重大問題

    描述

    由於 Intel® Quartus® Prime Pro Edition 軟體版本 20.1 和更新版本的問題,使用 Intel® Stratix® 10 10GBASE-KR PHY IP 核心時可能會看到硬體故障。

    由於自動產生的Intel® Stratix® 10 10GBASE-KR PHY IP 核心 Synopsys Design Constraint (SDC) 檔案中的計時限制不正確,因此會出現此問題。對於 IP 的xgmii_tx_dc輸入或 IP 的xgmii_rx_dc輸出,路徑可能受到錯誤限制。即使計時分析器中未報告違反計時規定,也可能發生此問題。

    只有具有下列計時拓撲的智慧財產權 (IP) 實作才會受到此問題的影響:

    • IP 的xgmii_tx_clk埠和提供邏輯的頻率或驅動 IP xgmii_tx_dc埠的 MAC,兩者皆連接到相同的外部產生的頻率

    • IP 的xgmii_rx_clk埠和提供 IP xgmii_rx_dc埠提供邏輯的頻率,兩者皆連接到相同的外部產生的頻率

    如果您的設計使用上面列出的計時拓撲,並且仍在開發中,請參閱 解析度區段以採取修正動作。 對於已經在生產中使用上面所列的計時拓撲的設計,請按照下列步驟查看預先電腦設計是否存在任何計時違規問題:

    1. 找到 原始 自動產生的 10GBASE-KR PHY sdc 檔案:\\altera_xcvr_10gkr_s10_\synth\altera_xcvr_10gkr_s10_.sdc
    2. 將此檔案重新命名為:\altera_xcvr_10gkr_s10_\synth\altera_xcvr_10gkr_s10__original.sdc
    3. 在下列連結(更正-krphy-sdc-to-namee.sdc)將更正的 krphy-sdc-to-namee.sdc 檔案複製到同一個位置,然後將其重新命名為與原始.sdc 檔案相同的名稱(在步驟 2 修改之前的「altera_xcvr_10gkr_s10_.sdc」名稱)。
    4. 重新執行 專案的 計時分析 ,並 檢查 是否有違規行為。

    注意:如果重新開機 IP,自動產生的 .sdc 檔案將會被覆寫,因此如果再生 IP,則需要重複這些步驟。

    解決方法

     

    如果您的設計受到影響,且您使用的是 Intel® Quartus® Prime Pro Edition 軟體版本 20.3 或 21.2,請從下列清單 下載 安裝 相關修補程式:

    注意:若要使修補程式生效,安裝修補程式後,必須再生 10GBASE-KR PHY IP 核心。

    如果您使用的是 Intel® Quartus® Prime Pro Edition 軟體版本 20.1、20.2、20.4 或 21.1, 請升級 到軟體修補程式 v21.2 並安裝 Patch 0.07。

    此問題從 Intel® Quartus® Prime Pro Edition Software v21.3 開始修復。

    相關產品

    本文章適用於 1 產品

    Intel® Stratix® 10 FPGA 與 SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。