文章 ID: 000086406 內容類型: 疑難排解 最近查看日期: 2013 年 02 月 11 日

Cyclone V -7 速度等級裝置上的 LPDDR2 設計可能出現時序故障

環境

  • Intel® Quartus® II 訂閱版
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    重大問題

    描述

    此問題影響到 LPDDR2 產品。

    以 V -7 速度等級裝置Cyclone為目標的 LPDDR2 設計 在 333 MHz 可能會故障位址和命令計時分析。

    解決方法

    此問題的解決方法是操作設計 較低頻率(例如 300 MHz),或使用 -6 速度等級Cyclone V 裝置。

    這個問題將在未來的版本中解決。

    相關產品

    本文章適用於 1 產品

    Cyclone® V FPGA 與 SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。