文章 ID: 000086961 內容類型: 錯誤訊息 最近查看日期: 2016 年 02 月 26 日

警告 (332060):節點:*inst_twentynm_hssi_common_pcs_pma_interface~pma_hclk.reg 確定為頻率,但未進行相關的頻率分配即可找到。

環境

    Intel® Quartus® II 訂閱版
BUILT IN - ARTICLE INTRO SECOND COMPONENT
描述

由於 PCI Express® Arria® 10 硬 IP 的時間限制問題,您可能會在 TimeQuest 遇到下列警告。

節點:|altpcie_a10_hip_hwtcl:pcie_1x|altpcie_a10_hip_pipen1b:altpcie_a10_hip_pipen1b|altpcie_a10_hip_pllnphy:g_xcvr.altpcie_a10_hip_pllnphy|phy_g1x1:g_xcvr.g_phy_g1x1.phy_g1x1.phy_g1x1|altera_xcvr_native_a10:phy_g1x1|twentynm_xcvr_native:g_xcvr_native_insts[0].twentynm_xcvr_native_inst|twentynm_xcvr_native_rev_20nm5es2:twentynm_xcvr_native_inst|twentynm_pcs_rev_20nm5es2:inst_twentynm_pcs|gen_twentynm_hssi_common_pcs_pma_interface.inst_20nm_hssi_common_pcs_pma_interface~pma_hclk.reg 確定為時鐘,但未進行相關的頻率分配即可找到。

解決方法

請使用下列計時限制來正確限制此頻率。

create_generated_clock───姓名 {pcie_1x|pma_hclk_by2® -來源 [get_pins-compatibility_mode {*altpcie_a10_hip_pipen1b|g_xcvr.altpcie_a10_hip_pllnphy|g_pll.g_pll_g1g2x1.fpll_g1g2x1|fpll_g1g2x1|fpll_refclk_select_inst|refclk]-duty_cycle 50.000 -multiply_by 5 -divide_by 2 [get_pins -compatibility_mode {*altpcie_a10_hip_pipen1b|g_xcvr.altpcie_a10_hip_pllnphy|g_xcvr.g_phy_g1x1.phy_g1x1|phy_g1x1|g_xcvr_native_insts[0]。twentynm_xcvr_native_inst|twentynm_xcvr_native_inst|inst_twentynm_pcs|gen_twentynm_hssi_common_pcs_pma_interface.inst_20nm_hssi_common_pcs_pma_interface|sta_pma_hclk_by2[]

這個問題已在 Quartus® 軟體的軟體版本 15.0 和更新版本中修復。

相關產品

本文章適用於 3 產品

Intel® Arria® 10 SX SoC FPGA
Intel® Arria® 10 GX FPGA
Intel® Arria® 10 GT FPGA

1

本頁內容結合了人類與電腦翻譯的英文原文內容。本內容僅供您參考,僅供一般參考,不應被視為完整或準確。若本頁英文版與翻譯有任何矛盾,將由英文版負責。 請參閱本頁的英文版本。