文章 ID: 000092736 內容類型: 疑難排解 最近查看日期: 2023 年 08 月 15 日

為什麼在 CPRI 多速率設計範例中執行從高速 (>6G) 到低速 (<=6G) 的動態重新配置時,rx_ready信號狀態不會變高?

環境

  • Intel® Quartus® Prime Pro Edition 軟體
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    描述

    由於 Intel® Quartus® Prime Pro Edition 軟體版本 22.3 中的問題,當從高速 (>6G) 動態重新配置為低速 (<=6G) 時,CPRI 多速率設計示例中的rx_ready狀態信號不會變高。

    解決方法

    要在 Intel® Quartus® Prime Pro Edition 軟體版本 22.3 中將 CPRI 速率從高速變體 (>6G) 動態重新配置為低速變體 (<=6G) 時解決此問題,請執行以下步驟。

    1. 下載 解決方法腳本 ftile-cpri-dr-test.tcl
    2. 流覽 <your_example_design_directory>/hardware_test_design/hwtest/
    3. 「ftile_cpri_dr_test.tcl」 替換為下載的檔。

    變通辦法腳本的主要更改是以 6Gbps 及以下的 CPRI 速率斷言的兩個 FGT 屬性訪問命令:

    • CPI_assert_req 0 $RESET_LANE($lane_number)
    • CPI_assert_req 0 $SET_模式_旁路($lane_數位)

    此問題已從 Intel® Quartus® Prime Pro Edition 軟體版本 22.4 開始修復。

    相關產品

    本文章適用於 2 產品

    Intel® Agilex™ 7 FPGA 與 SoC FPGA F 系列
    Intel® Agilex™ I 系列 FPGA 與 SoC FPGA

    這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。