Intel® FPGA IP支援
Intel FPGA 智慧財產權 (IP) 支援資源清單
嵌入式處理器 |
|
---|---|
主題 | 描述 |
Nios® V 處理器檔 | Intel® FPGA 為 Nios V 系列嵌入式處理器提供了詳盡的文檔與支援,説明您快速輕鬆地開發和調試嵌入式處理器系統。 |
Nios® V 處理器開發者中心 | 本頁旨在為 Nios V 系列嵌入式處理器提供檔與支援,説明您快速開發與調試嵌入式處理器系統。 |
Nios® II處理器支援 | 本頁面旨在為 Nios® II 系列嵌入式處理器提供詳盡的文檔與支援,説明您快速輕鬆地開發和調試嵌入式處理器系統。 |
Nios® II 嵌入式設計套件 (EDS) 支援 | Intel® FPGA 為 Nios II 系列嵌入式處理器提供了大量的文檔與支援,説明您快速輕鬆地開發和調試嵌入式處理器系統。 |
適用於 Eclipse 支援的 Nios II 軟體建構工具 | Intel 為下列 Nios II Software Build Tools for Eclipse 提供下列支持宣傳資料。使用者可以利用 Intel 詳盡的文件、知識庫、使用 Nios II Eclipse 軟體建構工具的教學課程和軟體範例,輕鬆快速地為Nios II嵌入式處理器系統建立軟體應用程式。 |
SOPC 建構器工具支援 | Intel® FPGA 建議針對新設計使用 Platform Designer(以前稱為 Qsys),這是下一代系統集成工具。與SOPC Builder相比,Platform Designer提供了許多優勢,包括透過新的 Platform Designer 互連實現更高的效能,以及透過支援分層設計加快開發速度。 |
嵌入式處理器設計範例 | 利用面向 Prime 軟體 v16.0 及更高版本的最新嵌入式處理器設計範例Intel® Quartus®快速啟動您的專案。 |
Dsp |
|
---|---|
主題 | 描述 |
數位訊號處理 (DSP) 概述 | Intel 提供專屬的硬浮點解決方案。徹底改變的強化 DSP 區塊是業界首款在專用強化電路中原生支援 IEEE 754 單精度浮點的區塊。 |
DSP 檔 | 技術的發展正在超越傳統的可程式設計數位訊號處理 (DSP) 裝置功能。可程式設計邏輯提供的靈活性程度和相關輸送量優勢使 FPGAs 和 PLD 成為對性能需求的應用程式越來越有吸引力的替代方案。 |
DSP 設計範例 | 利用以 Prime 軟體 v16.0 及更高版本為目標的最新 DSP 設計範例Intel® Quartus®快速啟動您的專案。 |
DSP 支援中心 | Intel FPGA 為數位訊號處理 (DSP) 智慧財產 (IP) 核心提供廣泛的文件與支援,使您能夠快速輕鬆地開發和調試 DSP 系統。 |
介面協定 |
|
---|---|
主題 | 描述 |
DisplayPort IP 支援中心 | 有關如何選擇、設計和實現 DisplayPort IP 的資訊。 |
乙太網路支援中心 | 選擇、設計和實施乙太網路鏈路,並提供有關如何啟動系統和調試這些鏈路的指南。 |
外部記憶體介面IP支援中心 | 外部記憶體介面 (EMIF) 支援頁面提供 Intel FPGAs 從頭到尾的設計流程。 |
PCI Express* IP 支援中心 | Intel 支持團隊將在本指南中瞭解有關PCI Express* (PCIe*) 以及如何選擇、設計和實現PCIe連結的更多資訊。 |
PCI* Express (PCIE) IP 核心資源中心 | Intel® FPGA 為 PCI Express MegaCore 功能提供了廣泛的文件與支援,協助您快速輕鬆地開發和調試 PCI Express (PCIe) 應用程式。 |
介面IP資源協議支援 | Intel® FPGA介面 IP 資源包括裝置概覽、技術數據、開發使用者指南、應用筆記、版本說明、勘誤表和封裝資訊。若要縮小結果範圍,請使用「篩選條件」或使用「搜索此集合」。 |
JESD204B/JESD204C IP 核心 – 支援中心 | 在本頁上,您將找到更多關於 JESD204B Intel FPGA IP Core 以及如何選擇、設計和實現收發器連結的資訊和資源。 |
串行數位介面 (SDI) 支援中心 | Intel 為序列數位介面 (SDI) 智慧財產 (IP) 核心提供廣泛的文檔與支援,説明您快速輕鬆地開發與偵錯 SDI 應用。 |
串行數位介面 (SDI) II 支援中心 | 序列數位介面II支援中心自始至終按照系統設計流程進行分類。您將找到有關如何規劃、選擇、設計、實施和驗證串行數位介面II IP核的資訊。還有關於如何啟動系統和調試串行數位介面II IP設計的指南。 |
10 Gbps 乙太網路IP核心資源中心 | 支援 10 Gbps 乙太網路 (10GbE) 媒體訪問控制 (MAC) Megacore 功能,協助您快速輕鬆地開發和偵錯 10GbE 應用程式,例如線卡、網路適配器 (NIC) 和以每秒 10 千兆位 (Gbps) 運行的交換機。 |
RapidIO IP 核心資源中心 | Intel 為開發自定義 RapidIO 處理元件、網橋和交換器提供了一系列完整的FPGA解決方案。 |
收發器 PHY IP 支援中心 | 有關如何選擇、設計和實現收發器 PHY IP 連結的資訊。 |
介面協議設計範例 | 利用面向 Prime 軟體 v16.0 及更高版本的最新介面協議設計範例Intel® Quartus®快速啟動您的專案。 |
這個頁面的內容綜合了英文原始內容的人工翻譯譯文與機器翻譯譯文。本內容是基於一般資訊目的,方便您參考而提供,不應視同完整或準確的內容。如果這個頁面的英文版與譯文之間發生任何牴觸,將受英文版規範及管轄。 查看這個頁面的英文版。